Struct stm32ral::stm32h7::peripherals::ethernet_mac_v1::ResetValues [−][src]
pub struct ResetValues {Show 90 fields
pub MACCR: u32,
pub MACECR: u32,
pub MACPFR: u32,
pub MACWTR: u32,
pub MACHT0R: u32,
pub MACHT1R: u32,
pub MACVTR: u32,
pub MACVHTR: u32,
pub MACVIR: u32,
pub MACIVIR: u32,
pub MACQTxFCR: u32,
pub MACRxFCR: u32,
pub MACISR: u32,
pub MACIER: u32,
pub MACRxTxSR: u32,
pub MACPCSR: u32,
pub MACRWKPFR: u32,
pub MACLCSR: u32,
pub MACLTCR: u32,
pub MACLETR: u32,
pub MAC1USTCR: u32,
pub MACVR: u32,
pub MACDR: u32,
pub MACHWF1R: u32,
pub MACHWF2R: u32,
pub MACMDIOAR: u32,
pub MACMDIODR: u32,
pub MACA0HR: u32,
pub MACA0LR: u32,
pub MACA1HR: u32,
pub MACA1LR: u32,
pub MACA2HR: u32,
pub MACA2LR: u32,
pub MACA3HR: u32,
pub MACA3LR: u32,
pub MMC_CONTROL: u32,
pub MMC_RX_INTERRUPT: u32,
pub MMC_TX_INTERRUPT: u32,
pub MMC_RX_INTERRUPT_MASK: u32,
pub MMC_TX_INTERRUPT_MASK: u32,
pub TX_SINGLE_COLLISION_GOOD_PACKETS: u32,
pub TX_MULTIPLE_COLLISION_GOOD_PACKETS: u32,
pub TX_PACKET_COUNT_GOOD: u32,
pub RX_CRC_ERROR_PACKETS: u32,
pub RX_ALIGNMENT_ERROR_PACKETS: u32,
pub RX_UNICAST_PACKETS_GOOD: u32,
pub TX_LPI_USEC_CNTR: u32,
pub TX_LPI_TRAN_CNTR: u32,
pub RX_LPI_USEC_CNTR: u32,
pub RX_LPI_TRAN_CNTR: u32,
pub MACL3L4C0R: u32,
pub MACL4A0R: u32,
pub MACL3A00R: u32,
pub MACL3A10R: u32,
pub MACL3A20: u32,
pub MACL3A30: u32,
pub MACL3L4C1R: u32,
pub MACL4A1R: u32,
pub MACL3A01R: u32,
pub MACL3A11R: u32,
pub MACL3A21R: u32,
pub MACL3A31R: u32,
pub MACARPAR: u32,
pub MACTSCR: u32,
pub MACSSIR: u32,
pub MACSTSR: u32,
pub MACSTNR: u32,
pub MACSTSUR: u32,
pub MACSTNUR: u32,
pub MACTSAR: u32,
pub MACTSSR: u32,
pub MACTxTSSNR: u32,
pub MACTxTSSSR: u32,
pub MACACR: u32,
pub MACATSNR: u32,
pub MACATSSR: u32,
pub MACTSIACR: u32,
pub MACTSEACR: u32,
pub MACTSICNR: u32,
pub MACTSECNR: u32,
pub MACPPSCR: u32,
pub MACPPSTTSR: u32,
pub MACPPSTTNR: u32,
pub MACPPSIR: u32,
pub MACPPSWR: u32,
pub MACPOCR: u32,
pub MACSPI0R: u32,
pub MACSPI1R: u32,
pub MACSPI2R: u32,
pub MACLMIR: u32,
}
Fields
MACCR: u32
MACECR: u32
MACPFR: u32
MACWTR: u32
MACHT0R: u32
MACHT1R: u32
MACVTR: u32
MACVHTR: u32
MACVIR: u32
MACIVIR: u32
MACQTxFCR: u32
MACRxFCR: u32
MACISR: u32
MACIER: u32
MACRxTxSR: u32
MACPCSR: u32
MACRWKPFR: u32
MACLCSR: u32
MACLTCR: u32
MACLETR: u32
MAC1USTCR: u32
MACVR: u32
MACDR: u32
MACHWF1R: u32
MACHWF2R: u32
MACMDIOAR: u32
MACMDIODR: u32
MACA0HR: u32
MACA0LR: u32
MACA1HR: u32
MACA1LR: u32
MACA2HR: u32
MACA2LR: u32
MACA3HR: u32
MACA3LR: u32
MMC_CONTROL: u32
MMC_RX_INTERRUPT: u32
MMC_TX_INTERRUPT: u32
MMC_RX_INTERRUPT_MASK: u32
MMC_TX_INTERRUPT_MASK: u32
TX_SINGLE_COLLISION_GOOD_PACKETS: u32
TX_MULTIPLE_COLLISION_GOOD_PACKETS: u32
TX_PACKET_COUNT_GOOD: u32
RX_CRC_ERROR_PACKETS: u32
RX_ALIGNMENT_ERROR_PACKETS: u32
RX_UNICAST_PACKETS_GOOD: u32
TX_LPI_USEC_CNTR: u32
TX_LPI_TRAN_CNTR: u32
RX_LPI_USEC_CNTR: u32
RX_LPI_TRAN_CNTR: u32
MACL3L4C0R: u32
MACL4A0R: u32
MACL3A00R: u32
MACL3A10R: u32
MACL3A20: u32
MACL3A30: u32
MACL3L4C1R: u32
MACL4A1R: u32
MACL3A01R: u32
MACL3A11R: u32
MACL3A21R: u32
MACL3A31R: u32
MACARPAR: u32
MACTSCR: u32
MACSSIR: u32
MACSTSR: u32
MACSTNR: u32
MACSTSUR: u32
MACSTNUR: u32
MACTSAR: u32
MACTSSR: u32
MACTxTSSNR: u32
MACTxTSSSR: u32
MACACR: u32
MACATSNR: u32
MACATSSR: u32
MACTSIACR: u32
MACTSEACR: u32
MACTSICNR: u32
MACTSECNR: u32
MACPPSCR: u32
MACPPSTTSR: u32
MACPPSTTNR: u32
MACPPSIR: u32
MACPPSWR: u32
MACPOCR: u32
MACSPI0R: u32
MACSPI1R: u32
MACSPI2R: u32
MACLMIR: u32