Struct stm32l4x6::rcc::pllsai1cfgr::W
source · pub struct W { /* private fields */ }
Expand description
Value to write to the register
Implementations§
source§impl W
impl W
sourcepub fn reset_value() -> W
pub fn reset_value() -> W
Reset value of the register
sourcepub fn pllsai1r(&mut self) -> _PLLSAI1RW<'_>
pub fn pllsai1r(&mut self) -> _PLLSAI1RW<'_>
Bits 25:26 - PLLSAI1 division factor for PLLADC1CLK (ADC clock)
sourcepub fn pllsai1ren(&mut self) -> _PLLSAI1RENW<'_>
pub fn pllsai1ren(&mut self) -> _PLLSAI1RENW<'_>
Bit 24 - PLLSAI1 PLLADC1CLK output enable
sourcepub fn pllsai1q(&mut self) -> _PLLSAI1QW<'_>
pub fn pllsai1q(&mut self) -> _PLLSAI1QW<'_>
Bits 21:22 - SAI1PLL division factor for PLLUSB2CLK (48 MHz clock)
sourcepub fn pllsai1qen(&mut self) -> _PLLSAI1QENW<'_>
pub fn pllsai1qen(&mut self) -> _PLLSAI1QENW<'_>
Bit 20 - SAI1PLL PLLUSB2CLK output enable
sourcepub fn pllsai1p(&mut self) -> _PLLSAI1PW<'_>
pub fn pllsai1p(&mut self) -> _PLLSAI1PW<'_>
Bit 17 - SAI1PLL division factor for PLLSAI1CLK (SAI1 or SAI2 clock)
sourcepub fn pllsai1pen(&mut self) -> _PLLSAI1PENW<'_>
pub fn pllsai1pen(&mut self) -> _PLLSAI1PENW<'_>
Bit 16 - SAI1PLL PLLSAI1CLK output enable
sourcepub fn pllsai1n(&mut self) -> _PLLSAI1NW<'_>
pub fn pllsai1n(&mut self) -> _PLLSAI1NW<'_>
Bits 8:14 - SAI1PLL multiplication factor for VCO